|
课程背景 赛灵思Xilinx 7系列FPGA SOC开发培训(FPGA+ARM) | ||
赛灵思Xilinx 7系列FPGA SOC开发培训班主要是介绍赛灵思Xilinx 7系列FPGA SOC开发的高级技巧,深入探讨如何进行SOC的开发,如何SOC中ARM的开发,进而设计出高性能的SOC产品。同时介绍了FPGA和ARM芯片构成的高性能协同计算系统的软/硬件设计技术。课程中会结合实际的工程设计代码讲解并行设计技术,流水线设计技术等实用技巧,帮助学员短时间内理解和掌握这些高级技巧,并可以尽快应用到工程项目中去。 |
||
课程目标 | ||
本课程主要针对具备一定基础的学员,帮助学员快速提高技能,使之能够运用高级技巧快速自主地设计复杂FPGA和ARM协同工作的系统。 |
||
培养对象 | ||
具备一年左右的FPGA系统或者硬件系统开发设计经验的工程师,或者具有一定基础的电子类专业的大学生和研究生。 |
||
入学要求 | ||
学员学习本课程应具备下列基础知识: |
||
班级规模及环境--热线:4008699035 手机:15921673576( 微信同号) | ||
坚持小班授课,为保证培训效果,增加互动环节,每期人数限3到5人。 | ||
时间地点 | ||
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦 最近开课时间(周末班/连续班/晚班):赛灵思Xilinx 7系列开课:2020年7月6日 本课程每期班限额5名,报满即停止报名,请提前在线或电话预约 |
||
学时和费用 | ||
☆资深工程师授课 |
||
最新优惠 | ||
◆团体报名优惠措施:两人95折优惠,三人或三人以上9折优惠 。注意:在读学生凭学生证,即使一个人也优惠500元。 同时报选《FPGA应用设计初级班》,即享受300元现金优惠! |
||
质量保障 | ||
1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听; |
||
师资团队 | ||
◆【李健飞】 FPGA课程金牌讲师,项目经验非常丰富,9年FPGA/DSP系统硬件开发工作经验。熟悉整个EDA设计流程,熟练使用Alter、Xinlinx,ModelSim开发工具,精通Verilog HDL语言和VHDL语言,精通Nios II EDS/SOPC、、IP核、PCI PLX 9054数据采集卡等开发。 ◆【陈宏伟】 |
||
课程进度安排 | ||
课程大纲 |
||
第一阶段 |
||
学习目标 | 1. 掌握FPGA系统设计的三个基本原则及三种常用技巧 |
|
1.
三个设计基本原则,包括面积和速度的平衡互换原则,硬件可实现原则和同步设计原则。 |
||
1. 实战训练一: |
||
第二阶段 |
||
|
||
学习目标 | 第一阶段的课程主要帮助学员了解ARM体系结构及工作原理,Uboot开发环境搭建和编译,Uboot的板子移植,掌握ARM指令集,学会Uboot的板子移植法。 |
|
1 ARM体系结构 |
||
实验 |
||
第三阶段 |
||
学习目标 | 掌握在ARM板子上进行内核移植的方法和技巧。 |
|
1
kernel开发环境搭建、源码结构和开发工具的使用 |
||
实验: |
||
第四阶段 |
||
学习目标 | 掌握在ARM板子上进行高级开发---ARM上进行驱动开发的方法和技巧。 |
|
1
驱动开发流程、、编程规范、注意事项和技巧 |
||
实验: |
||
第五阶段 |
||
学习目标 | 掌握在Xilinx 7系列进行开发的综合方法和技巧,利用PlanAhead设计分析工具进行高级设计。 |
|
1
嵌入式系统总线AXI4的设计 |
||
实验: |
版权所有:曙海信息网络科技有限公司 copyright 2000-2014 | ||||||||||||||||||
双休日、节假日及晚上可致电值班电话:021-51875830 值班手机:15921673576 备案号:沪ICP备08026168号 |
||||||||||||||||||
.(2014年7月11)........................................................... |